Kaya CoaXPress FPGA IP-Cores, Host und Device Side Intellectual Property

Kaya Instruments bietet CoaXPress-FPGA-Cores für host- und geräteseitige Kameras und Framegrabber an. Die CXP-IP-Cores sind mit einer Vielzahl von FPGAs von Xilinx und Intel kompatibel. Die Kaya CXP IP-Cores sind als verschlüsselte Netzliste oder als Open Source verfügbar. CoaXPress Version 1 mit 6,26 Gbit / s und dem neuen CXP2-Standard mit 12,5 Gbit / s sind unterstützt.

Host-seitiger Frame Grabber und geräteseitige Kamera-CXP-IP-Cores

Das CXP Intellectual Property von KAYA Instruments ist ein leistungsstarker Multi-Link-IP-Core für ratenintensive Videoanwendungen. Die Host- und Geräte-IP-Cores enthalten eine benutzerfreundliche Streaming-Schnittstelle mit einem hoch konfigurierbaren Pixel-Packer für die nahtlose Verbindung mit Bildsensoren oder Benutzerlogik. Avalon und AXI4 sind ebenfalls integriert.

Zu den Anwendungen gehören Hochgeschwindigkeits-, Hochauflösungs- und Panoramakameras, Remote-Verteidigungssysteme, Surround-View-Systeme für Kraftfahrzeuge, Überwachung und Robotervision sowie Upgrades für ältere Koax-Systeme.

Unterstützte FPGAs und eine Liste der FPGA-IP-Cores für CoaXPress CXP

Unterstützte FPGAs für den Kaya CXP IP Core umfassen alle Xilinx 7-, Ultrascale- und Ultrascale + -Serien, einschließlich Artix 7, Kintex 7, Virtex 7 und Zinq 7000. Unterstützte Intel FPGAs sind Cyclone V, Cyclone 10, Arria V GX, Arria V GZ, Arria 10, Stratix IV, Stratix V und Stratix 10. Der PolarFire von MicroSemi wird ebenfalls unterstützt.

Liste der 6,25-Gbit / s-CXP-IP-Cores in CoaXPress Version 1:

CoaXPress Version 2 12,5-Gbit / s-CXP2-IP-Cores:

Produktdaten

Kaya Instruments Device CXP-FPGA-IP-Core-Beschleuniger-Diagramm mit wichtigen Komponenten.
Hardware-Blockdiagramm: Host CXP FPGA IP Core.
Kaya Instruments Device CXP FPGA IP Core accelerator diagram showing key components.
Hardware-Blockdiagramm: Gerät CXP FPGA IP Core.