Sky Blue Microsystems GmbH ist internationaler Vertrieb für Gidel.

FPGA Board Level Lösungen | Bildverarbeitungssysteme und Bildverarbeitung | Framegrabber | Fortschrittliche FPGA-Entwicklungswerkzeuge | HLS, Open Vino AI und ML Libraries, und Halcom MVTEC Unterstützung

Gidel verfügt über 25 Jahre Erfahrung in der Entwicklung von High-End-FPGA-Systemen als Verkaufsprodukte oder als Integrationsprojekte für Kunden unter Verwendung einer Kombination aus Industriestandardwerkzeugen wie OpenCl und internen fortschrittlichen Entwicklungstools, die auch für Endkunden verfügbar sind.

Gidel-Produkte, -Werkzeuge und -Know-how werden in Anwendungen wie Sicherheit, DNA-Forschung, maschinelles Lernen, Bildverarbeitungs- und Visionssysteme, Augmented and Virtual Reality, Deep Learning und rekonfigurierbare Verbindungsrahmen für HPC-Cluster eingesetzt.

Eine intelligente FPGA-Lösung für die hochleistungsfähige FPGA-Beschleunigung von Gidel erfordert Geschwindigkeit, Rechenleistung und die bestmögliche Nutzung von Speicherkapazität und Bandbreite.

Gidel verfügt über das Wissen, die Erfahrung und hat extrem stabile Werkzeuge auf Basis modernster Technologien entwickelt, um den Entwicklungsaufwand zu reduzieren und lange Produktlebenszyklen zu gewährleisten.

Sky Blue Microsystems GmbH aus München liefert modernste Elektronik für Wissenschaft und Industrie und ist internationaler Vertrieb für Gidel. Sky Blue bedient Kunden weltweit auch durch ihre Tochtergesellschaft in Großbritannien, Zerif Technologies Ltd, London, England.

Die intelligenten FPGA-Plattformen von Gidel kombinieren High-End-Rechenleistung, Systemflexibilität und leistungsstarke Entwicklungstools und bieten vielfältige Lösungen für unterschiedliche Märkte.
Die intelligenten FPGA-Plattformen von Gidel kombinieren High-End-Rechenleistung, Systemflexibilität und leistungsstarke Entwicklungstools.

TotalHistory IP Core für die Signalverfolgung

Der TotalHistory-IP-Core von Gidel ist ein innovatives Tool zur Signal Tracing für das FPGA-Prototyping, das eine praktisch unbegrenzte Signalverfolgungstiefe und eine umfassende und flexible Prüfung der tatsächlichen Systemleistung ermöglicht. TotalHistory nutzt den Onboard-Speicher und die Speicherbandbreite der FPGA-Karten, die nicht benutz wurde, und benötigt daher keine zusätzlichen Ressourcen.

GiDELs innovatives TotalHistory-IP eröffnet den Weg zu einer hervorragenden Sichtbarkeit des Designs. TotalHistory basiert auf einem einzigartigen Design-Embedded-IP-Core. Die Sonden werden an jeder gewünschten Stelle eingesetzt, um Signale mit voller Betriebsgeschwindigkeit zu erfassen. Die Signalverfolgung wird im integrierten Speicher oder auf peripheren SODIMMs in praktisch unbegrenzter Tiefe (bis zu 8,5 GB / FPGA) gespeichert. Dies ermöglicht eine praktisch unbegrenzte Signalverfolgungsregression, um Systemfehler genau zu erkennen, zu reproduzieren und zu isolieren. Echtzeitsignale werden an den Host weitergeleitet, sodass die Verarbeitung von Benutzeranwendungen komplexe Auslöseschemata zum Erkennen von Fehlern und zum Erfassen wichtiger interner Signalzustände generieren kann. Sobald ein Trigger ausgegeben wurde, kann die nahezu unendliche Signalverfolgungshistorie von der Host-Anwendung, oder von einem Simulator, über die PCIe-Brücke oder über Gigabit-Ethernet (im Fall eines PROC_SoCTM-Systems) rückwirkend analysiert werden. TotalHistory unterstützt bis zu 100.000 vollständig konfigurierbare Probes pro FPGA und ermöglicht so eine umfassende Signalübersicht.

InfiniVision für Kamera-Arrays

Die InfiniVision-Technologie von Gidel ermöglicht die Entwicklung von Augmented und Virtual Reality Produkten, um qualitativ hochwertige Bildinhalte aus einem großen Kamera-Array zu nutzen und 360-Grad-Panoramen für die neuesten immersiven Unterhaltungs- und Sporterlebnisse zu erzeugen.

Rekonfigurierbare Interconnect Frameworks für HPC-Cluster

Die Full Duplex Direct FPGA-Konnektivitätstechnologie von Gidel mit niedriger Latenz ermöglicht es Kunden, rekonfigurierbare Interconnect Frameworks für HPC-Cluster ohne CPU-Overhead zu erstellen. 3D- und 12D-Torus- und 6D- und 24D-Hyperkubus-Topologien können optimiert werden, um die HPC-Infrastruktur zu werden, die für rechenintensive Lasten erforderlich ist.

Die "Developer Suite" von Gidel

Die Gidel Developer's Suite basiert auf 25 Jahren kontinuierlicher Verbesserung. Die Developer's Suite bietet Ihnen eine unübertroffene Entwicklungsproduktivität. Die Gidel Developer's Suite besteht aus:

Proc Developer's Kit für Entwickler

Proc Developer's Kit (ProcDev Kit), als Alternative zu bestehenden FPGA-Design-Methoden. Es ist darauf ausgerichtet, Ihre Algorithmen benutzerfreundlich und effizient zu realisieren.

High Level Synthesis Application Support Package (Support-Paket für Syntheseanwendungen)

Das HLS Application Support Package (I++) ermöglicht es Ihnen, Intel‘s High Level Synthesis (HLS)-Tool zu verwenden, das Register Transfer Level (RTL) aus C++-Input erzeugt. Die Ausgabe ist für FPGAs optimiert.

Intel Open Vino AI- und ML-Libraries

Gidel unterstützt Intel’s Open Vino künstliche Intelligenz und maschinelles Lernen Bibliotheken.

HALCOM MVTec Bibliotheken und Utilities

Gidel unterstützt Halcom’s MVTec, eine umfassende Standardsoftware für Bildverarbeitungsanwendungen.

OpenCL BSPs

Gidel bietet OpenCL Board Support Packages (BSPs) für die Beschleunigung der FPGA-Compute.